FPGA Implementation of Convolutional Neural Network for Real-Time Handwriting Recognition

要約

機械学習 (ML) は、コンピューター サイエンスの分野で最近急成長しています。
コンピューター ハードウェア エンジニアとして、私たちはパフォーマンス、信頼性、リソース使用量を最適化するために、一般的なソフトウェア ML アーキテクチャのハードウェア実装に熱心に取り組んでいます。
このプロジェクトでは、アルテラ DE1 FPGA キットを使用して、手書きの文字と数字を認識するための高度に構成可能なリアルタイム デバイスを設計しました。
このプロジェクトを達成するために、IEEE-754 32 ビット浮動小数点標準、ビデオ グラフィックス アレイ (VGA) 表示プロトコル、ユニバーサル非同期送受信機 (UART) プロトコル、集積回路間 (I2C) プロトコルなどのさまざまなエンジニアリング標準に従いました。
目標。
これらにより、互換性、再利用性、検証の簡素化において設計が大幅に改善されました。
これらの標準に従って、32 ビット浮動小数点 (FP) 命令セット アーキテクチャ (ISA) を設計しました。
画像処理、行列乗算、ML 分類、およびユーザー インターフェイスを管理するために、System Verilog で 5 段階の RISC プロセッサを開発しました。
私たちの設計では、3 つの異なる ML アーキテクチャが実装され、評価されました。線形分類 (LC)、784-64-10 の完全接続ニューラル ネットワーク (NN)、および ReLU アクティベーション レイヤーと 36 のクラスを備えた LeNet のような畳み込みニューラル ネットワーク (CNN) です。
(数字の場合は 10、大文字と小文字を区別しない文字の場合は 26)。
トレーニング プロセスは Python スクリプトで実行され、結果のカーネルと重みは 16 進ファイルに保存され、FPGA の SRAM ユニットにロードされました。
畳み込み、プーリング、データ管理、その他のさまざまな ML 機能は、カスタム アセンブリ言語のファームウェアによってガイドされていました。
このペーパーでは、高レベルの設計ブロック図、各 System Verilog モジュール間のインターフェイス、ソフトウェアおよびファームウェア コンポーネントの実装の詳細、および潜在的な影響についてのさらなる議論を文書化します。

要約(オリジナル)

Machine Learning (ML) has recently been a skyrocketing field in Computer Science. As computer hardware engineers, we are enthusiastic about hardware implementations of popular software ML architectures to optimize their performance, reliability, and resource usage. In this project, we designed a highly-configurable, real-time device for recognizing handwritten letters and digits using an Altera DE1 FPGA Kit. We followed various engineering standards, including IEEE-754 32-bit Floating-Point Standard, Video Graphics Array (VGA) display protocol, Universal Asynchronous Receiver-Transmitter (UART) protocol, and Inter-Integrated Circuit (I2C) protocols to achieve the project goals. These significantly improved our design in compatibility, reusability, and simplicity in verifications. Following these standards, we designed a 32-bit floating-point (FP) instruction set architecture (ISA). We developed a 5-stage RISC processor in System Verilog to manage image processing, matrix multiplications, ML classifications, and user interfaces. Three different ML architectures were implemented and evaluated on our design: Linear Classification (LC), a 784-64-10 fully connected neural network (NN), and a LeNet-like Convolutional Neural Network (CNN) with ReLU activation layers and 36 classes (10 for the digits and 26 for the case-insensitive letters). The training processes were done in Python scripts, and the resulting kernels and weights were stored in hex files and loaded into the FPGA’s SRAM units. Convolution, pooling, data management, and various other ML features were guided by firmware in our custom assembly language. This paper documents the high-level design block diagrams, interfaces between each System Verilog module, implementation details of our software and firmware components, and further discussions on potential impacts.

arxiv情報

著者 Shichen,Qiao,Haining Qiu,Lingkai,Zhao,Qikun Liu,Eric J. Hoffman
発行日 2023-06-23 15:31:09+00:00
arxivサイト arxiv_id(pdf)

提供元, 利用サービス

arxiv.jp, Google

カテゴリー: cs.AR, cs.CV, cs.LG, eess.IV パーマリンク